Teknik Informatika


Profil Kaprodi | D3 Teknik Informatika | S1 Teknik Informatika


Profil Kaprodi Teknik Informatika

icon-profile

CURICULUM VITAE

Nama : Agust Isa Martinus
Tempat dan Tanggal Lahir : Bandung, 16 Agustus 1964
Alamat Kantor : Jl. Tuparev No. 70, Cirebon 45153
E-mail : aimxx@yahoo.com
Riwayat Pendidikan Formal
  1994 : Sarjana Teknik Elektro Institut Teknologi Bandung (S1)
    Option : Teknik Komputer
  Judul TA / Skripsi : Konverter Daya 200VA 3f 440VAC/60Hz ¾ ke ¾ 1f 115VAC/400Hz 
    Kuasi SinusCara Tidak Langsung Dengan Modulasi Lebar Pulsa Tunggal
  2010 : Magister Teknik Program Pasca Sarjana ITB (S2)Prodi: Teknik Komputer,
    STEI – ITB. Option: Teknik Komputer
  Judul Thesis : Perancangan Pipeline Asinkron Menggunakan Protokol 2-Fasa dan
    4-Fasa Bundled-Data Push-Channel Dalam VHDL.
Riwayat Pendidikan Non-Formal
  1. Radio Repairation Course, at Eka Jaya Bandung.
  2. Practical Electronics Course, at Elektron HME ¾
  3. Teaching Course and Workshop for Computer Teacher, at PIKSI ITB.
  4. XILINX PLD/CPLD/FPGA Hand-On WorkShop, at PPAU ME ¾
Riwayat Pekerjaan
1989 – 1990 : Part Time Engineer pada PT Anugerah Tunggal, Bandung
1990 – 1993 : Mendirikan dan Menjalankan Bengkel Komputer untuk Internal Pusat
    Koperasi Karyawan PT Perkebunan XII
1994 – 2000 : Design Engineer, Kepala Divisi Hardware, pada PT Tricada Intronik,
    Bandung
2000 – sekarang : System Development Engineer, pada Intelligent System Solution,
    Bandung
Riwayat Mengajar
1995 – 1997 : Pengajar pada STMIK Bandung, Bandung, Mata Kuliah :

  1. Computer Interfacing,
  2. Bahasa Rakitan, dan
  3. Teknik Pengaturan.
2005 – sekarang : Pengajar Program Alih Jenjang D3 ke D4 Teknik Otomasi Industri,
    kerja sama PPPGT/DIKMENJUR dengan STEI – ITB, mata kuliah:

  1. Dasar Sistem Mikroprosesor,
  2. Teknologi Otomasi
: Pengajar Program Alih Jenjang D3 ke D4 Teknik Komputer Jaringan,
    kerja sama SEAMOLEC dengan  STEI – ITB, mata kuliah :

  1. Sistem Embedded,
  2. Teknik Digital,
  3. Pemrograman Jaringan, dan
  4. Tugas Akhir I (Metodologi Penelitian & Karya Tulis Ilmiah).
: Pengajar Universitas Muhamadiyah Cirebon mata kuliah :

  1. Statistik & Probabilitas,
  2. Mikroprosesor & Interfacing,
  3. Algoritma Pemrograman,
  4. Pemrograman Berorientasi Objek, C++/JAVA,
  5. Kecerdasan Artifisial, dan
  6. Jaringan Syaraf Tiruan.

Penelitian & Pengembangan:

Publikasi/Karya Tulis/ Minat/ Penelitian Pribadi:

  • Universal EPROM Programmer, Perancangan dan pembuatan perangkat elektronika digital dan artikel profesi elektronika, diterbitkan pada Majalah Elektron HME – ITB.
  • DONGLE: Sistem Otentifikasi Perangkat Lunak (S/W) Secara Perangkat Keras (H/W),
    Perancangan perangkat elektronika digital menggunakan VHDL, makalah, Mei 2008, tidak dipublikasikan.
  • Pemrosesan Paralel Menggunakan Message Passing untuk Pelacakan dengan Algoritma A* dan Optimal pada Masalah Puzzle Kotak–8 dalam Tree, Perancangan dan Pembuatan Program AI (Pelacakan) dan Paralel/Terdistribusi Menggunakan C++ dan MPICH, dibawakan pada Seminar Internal Prodi Teknik Informatika UMC Cirebon, Maret 2009.
  • Dasar-Dasar Pengembangan Program, catatan/diktat kuliah, 25 hlm, ukuran A4. Penulis gunakan sebagai bagian bahan ajar matakuliah Pemrograman (terstruktur) dan matakuliah Metodologi Penelitian (TA 1/Tugas Akhir 1), untuk kalangan sendiri, tidak dipublikasikan.
  • Statistik dan Probabilitas Dasar, 2005-sekarang, catatan/diktat kuliah, persiapan menjadi buku, lebih dari 100 hlm, ukuran A5. Sebagai diktat bahan ajar kuliah Statistika untuk kalangan sendiri, belum dipublikasikan (dalam penyelesaian).
  • Logika Matematika, 2006-2012, catatan/diktat kuliah, persiapan menjadi buku. Sebagai diktat bahan ajar kuliah Logika Matematika dan Matematika Diskrit untuk kalangan sendiri, belum dipublikasikan (dalam penyelesaian).
  • Pengujian Keberlakukan Hukum-Hukum Set Klasik Dalam Set Fuzzy, Penelitian bagian dalam Sistem Kendali Cerdas menggunakan MATLAB, makalah, Oktober 2009, tidak dipublikasikan (direvisi dan akan diterbitkan pada journal ilmiah internal Prodi Teknik Informatika UMC).
  • Pengujian Keberlakukan Hukum De Morgan Pada T-norm Dan T-conorm, Penelitian bagian dalam Sistem Kendali Cerdas menggunakan MATLAB, makalah, Nopember 2009, tidak dipublikasikan.
  • Minat Penelitian Berikutnya adalah Merancang dan Membuat Prototipe Komputer (Prosesor) Asinkron RISC Menggunakan VHDL dan Flex10K. (Mencari sponsor penelitian yang tidak mengikat).

 

 

 

 

Cirebon, April 2013

Agust Isa Martinus, MT.